
LPDDR6 Standardı JEDEC Tarafından Tamamlandı: Hızı Artırma, Gücü Azaltma, Güvenliği Güçlendirme

JEDEC endüstri konsorsiyumu, mobil cihazlar, otomotiv sistemleri ve yapay zeka hızlandırıcıları hedefleyen enerji verimli belleklerin bir sonraki nesli olan LPDDR6 spesifikasyonlarının geliştirilmesini resmi olarak tamamladı. JESD209-6 standardı, LPDDR5X'in yerini alarak üç ana alanda önemli iyileştirmeler sunuyor.
Klasik çift kanallı yaklaşımın ötesine geçerek, LPDDR6 bir "çift veri otoyolu" kullanıyor: her çip, 12 veri yolu (DQ) ve 4 komut/adres hattı (CA) ile 2 bağımsız alt kanala sahip olacak. Bu mimari, aşağıdakileri mümkün kılar:
- Daha fazla pin eklemeden artırılmış bant genişliği
- 32 bayt ve 64 bayt veri paketleri arasında esnek geçiş
- Asimetrik iş yüklerinin verimli bir şekilde yönetimi.
Bir adaptif güç kontrolörü (DVFSL), iş yükünü gerçek zamanlı olarak analiz edecek ve boşta kalma durumlarında VDD2 voltajını dinamik olarak düşürecektir. Ayrıca, arka plan işlemleri için otomatik olarak tek kanallı modu etkinleştirir. Bu yenilikler bir araya geldiğinde, bellek hücresi yenileme işlemlerinde %18'e kadar enerji tasarrufu sağlayabilir.
Ayrıca, LPDDR6, mobil bellekte aşağıdaki özelliklerin ilk uygulamasını işaret ediyor:
- Satır Başlatma Sayımı (Satır Çekiç Koruması): Satır çekiç saldırıları riskini azaltır.
- Kritik İşlemler için İzole Bölümler (Carve-out Meta): Bellek içinde güvenli alanlar oluşturur.
- Uçtan Uca Kanal Şifrelemesi: Verileri taşınırken güvence altına alır.
- Çip Üstü Hata Düzeltme Kodu (ECC): Veri bütünlüğünü artırmak için çip seviyesinde hataları düzeltir.
Samsung ve SK Hynix'ten gelen tahminlere göre, seri üretime geçilmiş LPDDR6 çiplerinin 2026'nın sonlarından önce piyasaya çıkması beklenmiyor.